home *** CD-ROM | disk | FTP | other *** search
/ Libris Britannia 4 / science library(b).zip / science library(b) / ELECTRON / PCB_DESI / H031B.ZIP / MINC.DOC < prev    next >
Text File  |  1992-01-15  |  7KB  |  234 lines

  1. Dear PADS User:
  2.  
  3. PADS Software, Inc. is proud to announce the migration
  4. between PADS-LOGIC and the MINC PLDesign Package.
  5.  
  6. The migration includes a 60 part library and the capability
  7. of Futurenet enhanced output formatted files which will be
  8. adjusted to feed into MINC PLDesign.
  9.  
  10. Customers who are interested can receive further information
  11. from our Bulletin Board service or from MINC Incorporated.
  12. The file MINC.EXE will be available on our BBS which will
  13. include instructions on how to migrate, as well as, include
  14. an expandable 60 part library.  Customers who have received
  15. the MINC Library via our Bulletin Board Service should
  16. follow the instructions defined below beginning with item
  17. #1.
  18.  
  19. Customers who have received PADS-LOGIC Version 2.X should
  20. note the MINC Library files have already been included in
  21. the \PADS\LIB Directory, and are labeled: MINC.PT, MINC.PD,
  22. MINC.LD, and MINC.LN.  To utilize the MINC Library,
  23. customers should automatically move to item #4 (defined
  24. below) and follow the instructions from there on in.
  25.  
  26.  
  27. NOTE: Customer must have PADS-LOGIC Version 2.X in order to
  28. create a compatible netlist which can be converted into the
  29. proper MINC format.
  30.  
  31.  
  32.  
  33.  
  34.             MINC LIBRARY INSTALLATION
  35.  
  36.  
  37. To install the necessary files, simply follow the steps
  38. outlined below:
  39.  
  40. 1.) Copy MINC.EXE into your \PADS\LOGFIL Directory.
  41.  
  42. 2.) From the \PADS\LOGFIL Directory, type "MINC" (this will
  43. unpack the MINC file into many files).
  44.  
  45. 3.) Copy the MINC.* files from the \PADS\LOGFIL to the
  46. \PADS\LIB Directory.
  47.  
  48. 4.) Go into PADS-LOGIC Version 2.X, under the SETUP
  49. (F8)\LIBPATH (F4) menu, and add a new library called MINC.
  50.  
  51. 5.) You should now be able to call parts from the MINC
  52. library and use them on your schematic.
  53.  
  54. 6.) At this point, you may remove any of the MINC related
  55. files from the \PADS\LOGFIL directory that are not being
  56. used.
  57.  
  58. NOTE: If the schematic you are generating is going to be
  59. ported over to MINC, make sure that all your parts are taken
  60. out of the MINC library only.  To insure this, make sure
  61. your MINC library is the first library PADS-LOGIC searches.
  62.  
  63.  
  64.         CREATING MINC PARTS IN PADS-LOGIC
  65.  
  66. To insure your parts are set up for MINC translation, you
  67. must create them in the following manner:
  68.  
  69. 1.) Make sure you create, save, and use only the parts which
  70. will be converted to MINC, in the MINC library, and are
  71. identified in the MINC PLDesigner manual.
  72.  
  73. 2.) Make sure the MINC library is the first sequence number
  74. identified in the SETUP (F8)\LIBPATH (F4) menu.
  75.  
  76. 3.) Make sure the PKGTYP.DAT file contains the "I$  ASC"
  77. statement and is located in the \PADS Directory.
  78.  
  79. 4.) When you create the parts, make sure the "family"
  80. category contained in the electrical window is set to ASC.
  81.  
  82. 5.) After all these items are completed, you may create your
  83. part types and decals per the instructions in the PADS-LOGIC
  84. and MINC PLDesigner manuals.
  85.  
  86.  
  87. INSTRUCTIONS FOR OUTPUTTING A FILE TO THE MINC PLDESIGN
  88.                     PACKAGE
  89.  
  90. 1.) Make sure all components in the schematic are created
  91. based on the MINC requirements and come from the special
  92. MINC library (60 parts included in basic library).
  93.  
  94. 2.) Select IN/OUT (F1), REPORTS (F7), NETLIST (F1), and
  95. FUTNETENH.
  96.  
  97. 3.) Enter name to save as the following:
  98.  
  99.     <DRIVE><DIRECTORY><FILENAME><EXTENSION>
  100.  
  101.     Example: D:\MINC\TOM.NV4
  102.  
  103. NOTE 1: If the file is saved without the NV4 extension it
  104. will have a .NET extension.  The .NET extension must be
  105. renamed to .NV4 for proper MINC compiling.  The file must
  106. then be copied from the \PADS\LOGFIL directory to the \MINC
  107. directory, if not previously directed.
  108.  
  109. NOTE 2: The name of the NV4 file cannot contain a dash.
  110.  
  111. EXAMPLE: H-8.NV4 is incorrect and will not allow the
  112. PLDesigner to compile.
  113.  
  114. EXAMPLE: H8.NV4 is correct and will allow the PLDesigner to
  115. compile.
  116.  
  117. 4.) Enter in the # "4" for MFG 1 attribute.
  118.  
  119. 5.) Enter the # "5" for MFG 2 attribute.
  120.  
  121. 6.) Enter in the # "1" for PART DESC attribute.
  122.  
  123.  
  124. INSTRUCTIONS FOR CONVERTING A PADS .NV4 FILE TO A PLDESIGNER
  125.                     FORMAT.
  126.  
  127. 1.) Setup PLDesigner to operate with Futurenet.
  128.  
  129. 2.) Type the following to produce a .DRW file for compiling:
  130.  
  131.     PLSCH_<NAME>_FUTURE
  132.  
  133. NOTE 1: "_" is a space between characters.
  134.  
  135. NOTE 2: <CR> refers to the "enter" key on most keyboards.
  136.  
  137. NOTE 3: Do not type the .NV4 extension after the name.  The
  138. PLDesigner program assumes that the filename has the .NV4
  139. extension.
  140.  
  141. NOTE 4: The expected output and messages of this program are
  142. listed later in this document file.
  143.  
  144. 3.) Enter: "PLD" <CR>.
  145.  
  146. NOTE: The PLDesigner program will start.
  147.  
  148. 4.) Select "Current File" with the keyboard or mouse and hit
  149. <CR>.
  150.  
  151. 5.) Enter the file name in the blue box and hit <CR>.
  152.  
  153. 6.) Use the mouse or keyboard to select "Compile Design" and
  154. hit <CR>.
  155.  
  156. NOTE: The following are the programs which will run using
  157. PLDesigner, and the expected output from these programs.
  158.  
  159.     a.) The message "BAD COMMAND OR FILE NAME" will appear
  160.     three times as the program attempts to access     
  161.     Futurenet.  These errors do not affect the compiling of
  162.     the PADS schematics.
  163.  
  164.     b.) The PLSCHematic program will run again and will
  165.     produce the .DRW output as previously encountered.  The
  166.     program will read:
  167.  
  168.     "Initialize 11"
  169.     "Ports
  170.     "Instances"
  171.     "NETS"
  172.  
  173.     Any output ports not connected will give warning
  174.     messages, but this will not affect compiling.  Error
  175.     messages will be given at this point and these will not
  176.     permit a .DRW file to be produced for compiling.
  177.  
  178.     After the warning messages two other non-error messages
  179.     will appear.
  180.  
  181.     "Processing"
  182.     "Writing"
  183.  
  184.     After "Processing" and "Writing", the PLSCHematic
  185.     process is complete.
  186.  
  187.     c.) The second program "PLCompile" will give the
  188.     following messages.
  189.  
  190.     "Reading"
  191.     "No error detected, translation complete" - once
  192.     compiling is accomplished.
  193.  
  194.     If errors exist, then the program will give error
  195.     messages after "Reading" appears.  The error messages
  196.     will pertain to the .DRW file and the faulty line of
  197.     the .DRW file will be listed by the compiler in
  198.     parenthesis.
  199.  
  200.     d.) The third program to run is PLReduce.  PLReduce
  201.     will list all the schematic outputs.
  202.  
  203.     e.) The fourth program to run is PLSimulate and the
  204.     following messages will appear:
  205.  
  206.     "....No input date...."
  207.     "Print............"
  208.  
  209.     f.) The last program to run is PLDocument.  One message
  210.     should be given.
  211.  
  212.     "Print............"
  213.  
  214. 7.) Once the compiling process is complete with no errors,
  215. then the schematic should be processed correctly.
  216.  
  217.  
  218. SITUATIONS WHICH WILL CAUSE ERRORS DURING THE COMPILING
  219.                     PROCESS
  220.  
  221. 1.) NET names should not end or begin with brackets "[]" or
  222. backslash "\".
  223.  
  224. 2.) Input and Output ports must have net names (not assigned
  225. net numbers by PADS-LOGIC).  Components may have PADS-LOGIC
  226. assigned net numbers if they are not connected to ports.
  227.  
  228. 3.) Net names cannot have more than one occurrence on a
  229. schematic unless the nets are physically connected together.
  230.  
  231. 4.) Components must not have more than one occurrence of a
  232. pin name (per part) or the Futurenet output may assign the
  233. same pin twice in the netlist.
  234.